

# KIẾN TRÚC MÁY TÍNH



# Tuần 3 KIẾN TRÚC BỘ LỆNH



# Nội dung môn học

- Tuần 1: Máy tính Các khái niệm & Công nghệ.
- Tuần 2: Hiệu suất máy tính.
- Tuần 3: Kiến trúc tập lệnh.
- Tuần 4: Kiến trúc tập lệnh (tiếp theo).
- Tuần 5: Kiến trúc tập lệnh (tiếp theo).
- Tuần 6: Kiến trúc tập lệnh (tiếp theo).
- Tuần 7: Các phép toán số học trong máy tính.
- Tuần 8: Ôn tập.



# Ôn tập bài cũ

- 1. Lịch sử phát triển của máy tính.
- 2. Phân loại máy tính.
- 3. Các lớp thực thi bên trong máy tính.
- 4. Các chức năng và thành phần cơ bản của máy tính.
- 5. Hiệu suất máy tính.



# Tuần 03 – Kiến trúc bộ lệnh

#### **Muc tiêu:**

- 1.Hiểu cách biểu diễn và cách thực thi các lệnh trong máy tính
- 2.Chuyển đổi lệnh ngôn ngữ cấp cao sang assembly và mã máy
- 3. Chuyển đổi lệnh mã máy sang ngôn ngữ cấp cao hơn
- 4.Biết cách lập trình bằng ngôn ngữ assembly cho MIPS

Slide được dịch và các hình được lấy từ sách tham khảo:

Computer Organization and Design: The Hardware/Software Interface, Patterson, D. A., and J. L. Hennessy, Morgan Kaufman, Revised Fourth Edition, 2011.



# Tuần 3 – Kiến trúc bộ lệnh

- 1. Giới thiệu
- 2. Các phép tính
- 3. Toán hạng
- 4. Số có dấu và không dấu
- 5. Biểu diễn lệnh
- 6. Các phép tính Logic
- 7. Các lệnh điều kiện và nhảy



# Giới thiệu

\*Để ra lệnh cho máy tính ta phải nói với máy tính bằng ngôn ngữ của máy tính. Các từ của ngôn ngữ máy tính gọi là các lệnh (instructions) và tập hợp tất cả các từ gọi là bộ lệnh (instruction set)

To command a computer's hardware, you must speak its language. The words of a computer's language are called instructions, and its vocabulary is called an instruction set. In this chapter, you will see the instruction set of a real computer, both in the form written by people and in the form read by the computer. We introduce instructions in a top-down fashion. Starting from a notation that looks like a restricted programming language, we refine it step-by-step until you see the real language of a real computer.

(Trích từ sách tham khảo)



#### Giới thiệu

- ❖ Bộ lệnh trong chương này là MIPS, một bộ lệnh kiến trúc máy tính được thiết kế từ năm 1980. Cùng với hai bộ lệnh thông dụng nhất ngày nay:
  - ARM (rất giống MIPS)
- The Intel x86
  - ARMv7 is similar to MIPS. More than 9 billion chips with ARM processors were manufactured in 2011, making it the most popular instruction set in the world.
  - 2. The second example is the Intel x86, which powers both the PC and the cloud of the PostPC Era.
  - 3. The third example is ARMv8, which extends the address size of the ARMv7 from 32 bits to 64 bits. Ironically, as we shall see, this 2013 instruction set is closer to MIPS than it is to ARMv7.

(Trích từ sách tham khảo)



# Tuần 3 – Kiến trúc bộ lệnh

- 1. Giới thiệu
- 2. Các phép tính Các lệnh trong MIPS
- 3. Toán hạng
- 4. Số có dấu và không dấu
- 5. Biểu diễn lệnh
- 6. Các phép tính Logic
- 7. Các lệnh điều kiện và nhảy



# Phép tính (Operations)

Ví dụ:

add a, b, c → Chỉ dẫn cho máy tính thực hiện cộng 2 biến b vời c và ghi kết quả vào biến a,

a = b + c.

Phép tính (operations)

Toán hạng (operands)

COMPUTER ENGINEERING



#### Phép tính (Operations)



#### COMPUTER ENGINEERING



| Category                                | Instruction                         | Example             | Meaning                                     | Comments                             |
|-----------------------------------------|-------------------------------------|---------------------|---------------------------------------------|--------------------------------------|
|                                         | add                                 | add \$s1,\$s2,\$s3  | \$s1 = \$s2 + \$s3                          | Three register operands              |
| Arithmetic                              | subtract                            | sub \$s1,\$s2,\$s3  | \$s1 = \$s2 - \$s3                          | Three register operands              |
|                                         | add immediate                       | addi \$s1,\$s2,20   | \$s1 = \$s2 + 20                            | Used to add constants                |
|                                         | load word                           | lw \$s1,20(\$s2)    | \$s1 = Memory[\$s2 + 20]                    | Word from memory to register         |
|                                         | store word                          | sw \$s1,20(\$s2)    | Memory[\$s2 + 20] = \$s1                    | Word from register to memory         |
|                                         | load half                           | 1h \$s1,20(\$s2)    | \$s1 = Memory[\$s2 + 20]                    | Halfword memory to register          |
|                                         | load half unsigned                  | 1hu \$s1,20(\$s2)   | \$s1 = Memory[\$s2 + 20]                    | Halfword memory to register          |
|                                         | store half                          | sh \$s1.20(\$s2)    | Memory[\$s2 + 20] = \$s1                    | Halfword register to memory          |
| Data                                    | load byte                           | 1b \$s1,20(\$s2)    | \$s1 = Memory[\$s2 + 20]                    | Byte from memory to register         |
| transfer                                | load byte unsigned                  | 1bu \$s1,20(\$s2)   | \$s1 = Memory[\$s2 + 20]                    | Byte from memory to register         |
|                                         | store byte                          | sb \$s1,20(\$s2)    | Memory(\$s2 + 20] = \$s1                    | Byte from register to memory         |
| 1                                       | load linked word                    | 11 \$s1,20(\$s2)    | \$s1 = Memory[\$s2 + 20]                    | Load word as 1st half of atomic swap |
|                                         | store condition, word               | sc \$s1,20(\$s2)    | Memory[\$s2+20]=\$s1;\$s1=0 or 1            | Store word as 2nd half of atomic swa |
|                                         | load upper immed.                   | lui \$s1.20         | \$s1 = 20 * 2 <sup>16</sup>                 | Loads constant in upper 16 bits      |
|                                         | and                                 | and \$s1,\$s2,\$s3  | \$s1 = \$s2 & \$s3                          | Three reg. operands; bit-by-bit AND  |
|                                         | or                                  | or \$s1.\$s2.\$s3   | \$s1 = \$s2   \$s3                          | Three reg. operands; bit-by-bit OR   |
|                                         | nor                                 | nor \$s1,\$s2,\$s3  | \$s1 = ~ (\$s2   \$s3)                      | Three reg. operands; bit-by-bit NOR  |
| Logical                                 | and immediate                       | andi \$s1.\$s2.20   | \$s1 = \$s2 & 20                            | Bit-by-bit AND reg with constant     |
| 131000000000000000000000000000000000000 | or immediate                        | ori \$s1,\$s2,20    | \$s1 = \$s2   20                            | Bit-by-bit OR reg with constant      |
|                                         | shift left logical                  | sll \$s1,\$s2,10    | \$s1 = \$s2 << 10                           | Shift left by constant               |
|                                         | shift right logical                 | srl \$s1,\$s2,10    | \$s1 = \$s2 >> 10                           | Shift right by constant              |
|                                         | branch on equal                     | beq \$s1,\$s2,25    | if (\$s1 == \$s2) go to<br>PC + 4 + 100     | Equal test; PC-relative branch       |
|                                         | branch on not equal                 | bne \$s1,\$s2,25    | if (\$s1!= \$s2) go to<br>PC + 4 + 100      | Not equal test; PC-relative          |
| Conditional                             | set on less than                    | slt \$s1,\$s2,\$s3  | if (\$s2 < \$s3) \$s1 = 1;<br>else \$s1 = 0 | Compare less than; for beq, bne      |
| branch                                  | set on less than<br>unsigned        | sltu \$s1,\$s2,\$s3 | if (\$s2 < \$s3) \$s1 = 1;<br>else \$s1 = 0 | Compare less than unsigned           |
|                                         | set less than<br>immediate          | slti \$s1,\$s2,20   | if (\$s2 < 20) \$s1 = 1;<br>else \$s1 = 0   | Compare less than constant           |
|                                         | set less than<br>immediate unsigned | sltiu \$s1,\$s2,20  | if (\$s2 < 20) \$s1 = 1;<br>else \$s1 = 0   | Compare less than constant unsigned  |
|                                         | jump                                | j 2500              | go to 10000                                 | Jump to target address               |
| Unconditional                           | jump register                       | jr \$ra             | go to \$ra                                  | For switch, procedure return         |
| jump                                    | jump and link                       | ial 2500            | \$ra = PC + 4; go to 10000                  | For procedure call                   |



| Category         | Instruction           | Example            | Meaning                          |  |  |
|------------------|-----------------------|--------------------|----------------------------------|--|--|
|                  | add                   | add \$s1,\$s2,\$s3 | \$s1 = \$s2 + \$s3               |  |  |
| Arithmetic       | subtract              | sub \$s1,\$s2,\$s3 | \$s1 = \$s2 - \$s3               |  |  |
|                  | add immediate         | addi \$s1,\$s2,20  | \$s1 = \$s2 + <b>20</b>          |  |  |
|                  | load word             | lw \$s1,20(\$s2)   | \$s1 = Memory[\$s2 + 20]         |  |  |
|                  | store word            | sw \$s1,20(\$s2)   | Memory[\$s2 + 20] = \$s1         |  |  |
|                  | load half             | lh \$s1,20(\$s2)   | \$s1 = Memory[\$s2 + 20]         |  |  |
|                  | load half unsigned    | 1hu \$s1,20(\$s2)  | \$s1 = Memory[\$s2 + 20]         |  |  |
|                  | store half            | sh \$s1,20(\$s2)   | Memory[\$s2 + 20] = \$s1         |  |  |
| Data<br>transfer | load byte             | 1b \$s1,20(\$s2)   | \$s1 = Memory[\$s2 + 20]         |  |  |
| transier         | load byte unsigned    | 1bu \$s1,20(\$s2)  | \$s1 = Memory[\$s2 + 20]         |  |  |
|                  | store byte            | sb \$s1,20(\$s2)   | Memory[\$s2 + 20] = \$s1         |  |  |
|                  | load linked word      | 11 \$s1,20(\$s2)   | \$s1 = Memory[\$s2 + 20]         |  |  |
|                  | store condition. word | sc \$s1,20(\$s2)   | Memory[\$s2+20]=\$s1;\$s1=0 or 1 |  |  |
|                  | load upper immed.     | lui \$s1,20        | \$s1 = 20 * 2 <sup>16</sup>      |  |  |



| Category | Instruction         |      | Example        | Meaning                  |  |
|----------|---------------------|------|----------------|--------------------------|--|
|          | and                 | and  | \$s1,\$s2,\$s3 | \$s1 = \$s2 & \$s3       |  |
|          | or                  | or   | \$s1,\$s2,\$s3 | \$s1 = \$s2   \$s3       |  |
|          | nor                 | nor  | \$s1,\$s2,\$s3 | \$s1 = ~ (\$s2   \$s3)   |  |
| Logical  | and immediate       | andi | \$s1,\$s2,20   | \$s1 = \$s2 & 20         |  |
|          | or immediate        | ori  | \$s1,\$s2,20   | \$s1 = \$s2   20         |  |
|          | shift left logical  | s11  | \$s1,\$s2,10   | \$s1 = \$s2 << <b>10</b> |  |
|          | shift right logical | srl  | \$s1,\$s2,10   | \$s1 = \$s2 >> <b>10</b> |  |

#### COMPUTER ENGINEERING



| Category | Instruction         | Example |                | Meaning                  |  |
|----------|---------------------|---------|----------------|--------------------------|--|
|          | and                 | and     | \$s1,\$s2,\$s3 | \$s1 = \$s2 & \$s3       |  |
|          | or                  | or      | \$s1,\$s2,\$s3 | \$s1 = \$s2   \$s3       |  |
|          | nor                 | nor     | \$s1,\$s2,\$s3 | \$s1 = ~ (\$s2   \$s3)   |  |
| Logical  | and immediate       | andi    | \$s1,\$s2,20   | \$s1 = \$s2 & 20         |  |
|          | or immediate        | ori     | \$s1,\$s2,20   | \$s1 = \$s2   <b>20</b>  |  |
|          | shift left logical  | s11     | \$s1,\$s2,10   | \$s1 = \$s2 << <b>10</b> |  |
|          | shift right logical | srl     | \$s1,\$s2,10   | \$s1 = \$s2 >> <b>10</b> |  |

$$s1 = 00110 = 6$$
  
 $s11 s2, s1, 1$   
 $s2 = 01100 = 12$   
 $s11 s3, s1, 2$   
 $s3 = 11000 = 24$   
 $sr1 s2, s1, 1$   
 $s2 = 00011 = 3$ 

#### COMPUTER ENGINEERING



| Category                | Instruction                      | Example             | Meaning                                     |
|-------------------------|----------------------------------|---------------------|---------------------------------------------|
|                         | branch on equal                  | beq \$s1,\$s2,25    | if (\$s1 == \$s2) go to<br>PC + 4 + 100     |
|                         | branch on not equal              | bne \$s1,\$s2,25    | if (\$s1!= \$s2) go to<br>PC + 4 + 100      |
| Conditional             | set on less than                 | slt \$s1,\$s2,\$s3  | if (\$s2 < \$s3) \$s1 = 1;<br>else \$s1 = 0 |
| branch                  | set on less than unsigned        | sltu \$s1,\$s2,\$s3 | if (\$s2 < \$s3) \$s1 = 1;<br>else \$s1 = 0 |
|                         | set less than immediate          | slti \$s1,\$s2,20   | if (\$s2 < 20) \$s1 = 1;<br>else \$s1 = 0   |
|                         | set less than immediate unsigned | sltiu \$s1,\$s2,20  | if (\$s2 < 20) \$s1 = 1;<br>else \$s1 = 0   |
| I la a a a altata a a l | jump                             | j 2500              | go to 10000                                 |
| Unconditional           | jump register                    | jr \$ra             | go to \$ra                                  |
| jump                    | jump and link                    | jal 2500            | \$ra = PC + 4; go to 10000                  |



# Tuần 3 – Kiến trúc bộ lệnh

- 1. Giới thiệu
- 2. Các phép tính
- 3. Toán hạng (add a, b, c)
- 4. Số có dấu và không dấu
- 5. Biểu diễn lệnh
- 6. Các phép tính Logic
- 7. Các lệnh điều kiện và nhảy



#### Có 3 loại toán hạng:

- 1. Toán hạng thanh ghi (Register Operands)
- 2. Toán hạng bộ nhớ (Memory Operands)
- 3. Toán hạng hằng (Constant or Immediate Operands)

#### COMPUTER ENGINEERING



#### Toán hạng thanh ghi:

- \* Không giống như các chương trình trong ngôn ngữ cấp cao, các toán hạng của các lệnh số học bị hạn chế, chúng phải đặt trong các vị trí đặc biệt được xây dựng trực tiếp trong phần cứng được gọi là **thanh ghi** (số lượng thanh ghi có giới hạn: MIPS-32, ARM Cortex A8-40).
- \* Kích thước của một thanh ghi trong kiến trúc MIPS là 32 bit; nhóm 32 bit xuất hiện thường xuyên nên chúng được đặt tên là "từ" (word) trong kiến trúc MIPS.

(Lưu ý: một "từ" trong kiến trúc bộ lệnh khác có thể không là 32 bit)

\* Một sự khác biệt lớn giữa các biến của một ngôn ngữ lập trình và các biến thanh ghi là số thanh ghi bị giới hạn (thường là 32 thanh ghi trên các máy tính hiện nay)



# Các thanh ghi trong MIPS:

| NAME      | NUMBER | USE                                                   | PRESERVEDACROSS |  |  |
|-----------|--------|-------------------------------------------------------|-----------------|--|--|
| NAME      | NUMBER | USE                                                   | A CALL?         |  |  |
| \$zero    | 0      | The Constant Value 0                                  | N.A.            |  |  |
| \$at      | 1      | Assembler Temporary                                   | No              |  |  |
| \$v0-\$v1 | 2-3    | Values for Function Results and Expression Evaluation | No              |  |  |
| \$a0-\$a3 | 4-7    | Arguments                                             | No              |  |  |
| \$t0-\$t7 | 8-15   | Temporaries                                           | No              |  |  |
| \$s0-\$s7 | 16-23  | Saved Temporaries                                     | Yes             |  |  |
| \$t8-\$t9 | 24-25  | Temporaries                                           | No              |  |  |
| \$k0-\$k1 | 26-27  | Reserved for OS Kernel                                | No              |  |  |
| \$gp      | 28     | Global Pointer                                        | Yes             |  |  |
| \$sp      | 29     | Stack Pointer                                         | Yes             |  |  |
| \$fp      | 30     | Frame Pointer                                         | Yes             |  |  |
| \$ra      | 31     | Return Address                                        | Yes             |  |  |
| 3/2017    |        | Copyrights 2017 CE-UIT. All Rights Rese               | rved            |  |  |

Copyrights 2017 CE-UIT. All Rights Reserved.



#### Toán hạng bộ nhớ (1):

- ❖ Vi xử lý chỉ có thể giữ một lượng nhỏ dữ liệu trong các thanh ghi, trong khi bộ nhớ máy tính chứa hàng triệu dữ liệu.
- ❖ Với lệnh MIPS, phép tính số học chỉ xảy ra trên thanh ghi, do đó, MIPS phải có các lệnh chuyển dữ liệu giữa bộ nhớ và thanh ghi. Lệnh như vậy được gọi là **lệnh** chuyển dữ liệu.

**Lệnh chuyển dữ liệu:** Một lệnh di chuyển dữ liệu giữa bộ nhớ và thanh ghi

❖ Để truy cập vào một từ trong bộ nhớ, lệnh phải cung cấp địa chỉ bộ nhớ.

Địa chỉ: Một giá trị sử dụng để phân định vị trí của một phần tử dữ liệu cụ thể trong một mảng bộ nhớ.



#### Toán hạng bộ nhớ (2):

❖ Bộ nhớ chỉ là một mảng đơn chiều lớn, với địa chỉ đóng vai trò là chỉ số trong mảng đó, bắt đầu từ 0. Ví dụ, trong hình 1, địa chỉ của phần tử thứ ba là 2, và giá trị của bộ nhớ [2] là 10.



**Hình 1:** Địa chỉ và nội dung của bộ nhớ giả lập như mảng.

Hình 2: Địa chỉ và nội dung bộ nhớ MIPS thực tế. Mỗi từ nhớ (word) của MIPS là 4 bytes. MIPS định địa chỉ theo byte, địa chỉ của mỗi word là địa chỉ của byte đầu tiên trong word đó. Do đó, địa chỉ mỗi word trong MIPS phải là bội của 4.



#### Toán hạng bộ nhớ (3):



| 0x10010000 | Value (+0)  | Value (+4)  | Value (+8) | Value (+c)  | Value (+10) | Value (+14) | Value (+18) | Value (+1c) |
|------------|-------------|-------------|------------|-------------|-------------|-------------|-------------|-------------|
| 0210010000 | 0x00000000  | 0x00000000  | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  | 0x0000000   |
| 0x10018020 | 0x00000000  | 0x00000000  | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  | 0x0000000   |
| 0x10010040 | 0x00000000  | 0x000000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  | 0x0000000   |
| 0x10010060 | 0x00000000  | 0x00000000  | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  | 0x0000000   |
| 0x10010080 | 8x00000000  | 0x00000000  | 0000000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  | 0x000000    |
| 0x100100a0 | 0x00000000  | 0x00000000  | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  | 0x000000    |
| 0x100100c0 | 9x00000000  | 0x00000000  | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  | 0x000000    |
| 0x100100e0 | 0x00000000  | 0x00000000  | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  | 0x000000    |
| 0x10010100 | 8x000000000 | 0x00000000  | 0x00000000 | 0x000000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x000000    |
| 0x10010120 | 0x00000000  | 0x00000000  | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  | 0x000000    |
| 0x10010140 | 9x00000000  | 0x00000000  | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  | 0x000000    |
| 0x10010160 | 0x00000000  | 0x00000000  | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  | 0x000000    |
| 0x10010180 | 8x00000000  | 0x00000000  | 0x00000000 | 0x000000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x000000    |
| 0x100101a0 | 0x00000000  | 0x00000000  | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  | 0x000000    |



#### Toán hạng bộ nhớ (3):

❖ Lệnh chuyển dữ liệu từ bộ nhớ vào thanh ghi gọi là nạp (load) (viết tắt lw − load word). Định dạng của các lệnh nạp:

Độ dời (offset)

Địa chỉ nền/cơ sở (Base address) Thanh ghi chứa địa chỉ nền/cơ sở gọi là thanh ghi nền/cơ sở (Base register)

- •\$s1: thanh ghi nạp dữ liệu vào.
- •Một hằng số (20) và thanh ghi (\$s2) được sử dụng để truy cập vào bộ nhớ. Tổng số của hằng số và nội dung của thanh ghi này là địa chỉ bộ nhớ của phần tử cần truy cập đến. Nội dung của từ nhớ này sẽ được đưa từ bộ nhớ vào thanh ghi \$s1



#### Toán hạng bộ nhớ (4):

#### Ví dụ về lệnh lw:

Giả sử rằng A là một mảng của 100 phần tử (mỗi phần tử cần 1 word lưu trữ) và trình biên dịch đã kết hợp các biến g và h với các thanh ghi \$s1 và \$s2. Giả định rằng địa chỉ bắt đầu của mảng A (hay **địa chỉ cơ sở/nền)** chứa trong \$s3. Hãy biên dịch đoạn lệnh bằng ngôn ngữ C sau sang MIPS:

$$g = h + A[8];$$

→ Biên dịch:

lw \$t0, 8(\$s3)

add 
$$\$s1,\$s2,\$t0 \# g = h + A[8]$$

 $\clubsuit$  Hằng số trong một lệnh truyền dữ liệu (8) gọi là **offset**, và thanh ghi chứa địa chỉ bắt đầu của mảng (\$s3) gọi là **thanh ghi cơ sở**.

Thực tế trong MIPS một

word là 4 bytes, do đó lệnh

đúng phải là:

lw \$ t0, 32(\$s3)



lưu trữ) và trình biên dịch đã kết hợp các biên g và h với các thanh ghi \$s1 và \$s2. Giả định rằng địa chỉ bắt đầu của mảng A (hay **địa chỉ cơ sở/nền)** chứa trong \$s3. Hãy biên dịch đoạn lệnh bằng ngôn ngữ C sau sang MIPS:

Thực tế trong MIPS một

$$g = h + A[8];$$

→ Biên dịch:

# \$t0 nhận A[8]

add 
$$\$s1,\$s2,\$t0 \# g = h + A[8]$$

❖ Hằng số trong một lệnh truyền dữ liệu (8) gọi là **offset**, và thanh ghi chứa địa chỉ bắt đầu của mảng (\$s3) gọi là **thanh ghi cơ sở**.

word là 4 bytes, do đó lênh

đúng phải là:

lw \$ t0, 32(\$s3)



# Bài tập về lệnh lw (1):

Giả sử rằng f, g, h được lưu lần lượt ở các thanh ghi \$s0, \$s1, \$s2. Địa chỉ cơ sở/nền (base address) của mảng B được lưu trong các thanh ghi \$s7. Hãy biên dịch đoạn lệnh bằng ngôn ngữ C sau sang MIPS:

$$f = g + h + B[4];$$

→ Biên dịch:

$$\# \$t0 \text{ nhận } B[4] \$t0 = M [\$s7+16]$$

add 
$$$s0,$s1,$s2 # f = g + h$$

add \$s0, \$s0, \$t0 
$$\#f = g + h + B[4]$$

#### 03/2017

COMPUTER ENGINEERII



# Bài tập về lệnh lw (1):

Giả sử rằng f, g, h, i, j được lưu lần lượt ở các thanh ghi \$s0, \$s1, \$s2, \$s3, \$s4. Địa chỉ cơ sở/nền (base address) của mảng A và B được lưu trong các thanh ghi \$s6 và \$s7. Hãy biên dịch đoạn lệnh bằng ngôn ngữ C sau sang MIPS:

$$f = A[i];$$

$$\# \$t0 \ nh\hat{q}n \ A[i] \$t0 = M[\$s6 + \$s3*4]$$



$$\# \$t1 = \$s3*4$$

$$lw $t0, $t1($s6) # $t0 nhận A[i] $t0 = M [$s6+$s3*4]$$



# Bài tập về lệnh lw (1):

Giả sử rằng f, g, h, i, j được lưu lần lượt ở các thanh ghi \$s0, \$s1, \$s2, \$s3, \$s4. Địa chỉ cơ sở/nền (base address) của mảng A và B được lưu trong các thanh ghi \$s6 và \$s7. Hãy biên dịch đoạn lệnh bằng ngôn ngữ C sau sang MIPS:

$$f = A[i];$$

$$\# \$t0 \ nh\hat{q}n \ A[i] \$t0 = M[\$s6 + \$s3*4]$$



$$\# \$t1 = \$s3*4$$

add 
$$$t2,$s6,$t1$$
  $#$t2 = $s6+$s3*4$ 

$$\# \$s0 \ nh \hat{a}n \ A[i] \$s0 = M [\$s6 + \$s3*4]$$



# Bài tập về lệnh lw (2):

Giả sử rằng f, g, h, i, j được lưu lần lượt ở các thanh ghi \$s0, \$s1, \$s2, \$s3, \$s4. Địa chỉ cơ sở/nền (base address) của mảng A và B được lưu trong các thanh ghi \$s6 và \$s7, mỗi phần tử của mảng lưu 1 từ. Hãy biên dịch đoạn lệnh bằng ngôn ngữ C sau sang MIPS:

$$f = g - A[B[4]];$$

```
lw $t0, 16($s7)  #$t0 nhận B[4] = M[4*4 + s7]

sll $t1, $t0, 2  #$t1 = B[4]*4

add $t2, $t1, $s6 #$t2 = (B[4]*4) + s6

lw $t3, O($t2)  #$t3 = A[B[4]] = M[(B[4]*4) + s6]

sub $s0, $s1, $t3 # f = g - A[B[4]]
```



# Bài tập về lệnh lw (3):

Giả sử rằng f, g, h, i, j được lưu lần lượt ở các thanh ghi \$50, \$51, \$52, \$53, \$54. Địa chỉ cơ sở/nền (base address) của mảng A và B được lưu trong các thanh ghi \$56 và \$57, mỗi phần tử của mảng lưu 1 từ. Hãy biên dịch đoạn lệnh bằng ngôn ngữ C sau sang MIPS:

$$f = A[B[g] + 1];$$

```
sll $t0, $s1, 2  #$t0 = g*4

add $t1, $t0, $s7 #$t1 = (g*4) + s7

lw $t2, 0(\$t1)  #$t2 nhận B[g] = M[g*4 + s7]

addi $t3, $t2, 1  #$t3 = B[g] + 1

sll $t4, $t3, 2  #$t4 = (B[g] + 1)*4

add $t5, $t4, $s6 #$t5 = (B[g] + 1)*4 + s6

lw $s0, 0(\$t5)  # f = A[B[g] + 1] = M[(B[g] + 1)*4 + s6]
```



# Tuần 3 – Kiến trúc bộ lệnh

- 1. Giới thiệu
- 2. Các phép tính
- 3. Toán hạng (add a, b, c)
- 4. Số có dấu và không dấu
- 5. Biểu diễn lệnh
- 6. Các phép tính Logic
- 7. Các lệnh điều kiện và nhảy



#### Có 3 loại toán hạng:

- 1. Toán hạng thanh ghi (Register Operands)
- 2. Toán hạng bộ nhớ (Memory Operands)
- 3. Toán hạng hằng (Constant or Immediate Operands)

#### COMPUTER ENGINEERING



#### Toán hạng bộ nhớ (5):

❖ Lệnh chuyển dữ liệu từ thanh ghi ra bộ nhớ, gọi là lệnh lưu (store) (viết tắt sw − store word). Định dạng của các lệnh lưu:

$$sw $s1,20($s2)$$
 offset Base address in base register

- •\$s1: thanh ghi chứa dữ liệu cần lưu.
- •Một hằng số (20) và thanh ghi (\$s2) được sử dụng để truy cập vào bộ nhớ. Tổng số của hằng số và nội dung của thanh ghi này là địa chỉ bộ nhớ, nơi mà nội dung đang chứa trong thanh ghi \$s1\$ sẽ được lưu vào đây.



#### Toán hạng bộ nhớ (6):

#### Ví dụ lệnh sw:

Giả sử biến h được kết nối với thanh ghi \$s2 và địa chỉ cơ sở của mảng A là trong \$s3. Biên dịch câu lệnh C thực hiện dưới đây sang MIPS?

$$A[12] = h + A[8];$$



# Bài tập về lệnh sw:

Giả sử rằng h, i được lưu lần lượt ở các thanh ghi \$s2, \$s3. Địa chỉ cơ sở/nền (base address) của mảng A được lưu trong các thanh ghi \$s6. Hãy biên dịch đoạn lệnh bằng ngôn ngữ C sau sang MIPS:

$$A[i] = h;$$

→ Biên dịch:

#  $\hat{o}$  nhớ A[i] chứa \$s2 -> M[\$s6 + \$s3\*4] = \$s2



$$\# \$t1 = \$s3*4$$

$$sw \ \$s2, \ \$t1(\$s6) \ \# \hat{o} \ nh\acute{o} \ A[i] \ ch\acute{u}a \ \$s2 -> M \ [\$s6+\$s3*4] = \$s2$$



# Bài tập về lệnh sw:

Giả sử rằng h, i được lưu lần lượt ở các thanh ghi \$s2, \$s3. Địa chỉ cơ sở/nền (base address) của mảng A được lưu trong các thanh ghi \$s6. Hãy biên dịch đoạn lệnh bằng ngôn ngữ C sau sang MIPS:

$$A[i] = h;$$

→ Biên dịch:

#  $\hat{o}$  nhớ A[i] chứa \$s2 -> M[\$s6 + \$s3\*4] = \$s2



$$\# \$t1 = \$s3*4$$

add 
$$$t2,$s6,$t1$$
  $#$t2 = $s6+$s3*4$ 

$$sw \$s2, 0(\$t2)$$

# 
$$\hat{o}$$
 nhớ  $A[i]$  chứa  $\$s2 -> M[\$s6 + \$s3*4] = \$s2$ 



#### Toán hạng bộ nhớ (7):

\*Alignment Restriction: Trong MIPS, các từ phải bắt đầu từ địa chỉ là bội số của 4. Yêu cầu này được gọi là một "alignment restriction" và nhiều kiến trúc hiện nay buộc tuân theo quy định này nhằm giúp việc truyền dữ liệu nhanh hơn. Tuy nhiên một số kiến trúc vẫn không bắt buộc quy định này.

(Chú ý: Tại sao tuân theo điều này giúp truyền dữ liệu nhanh hơn  $\rightarrow$  đọc chương 5 sách tham khảo chính)

❖ Leftmost - "Big End", "Big Endian"
Rightmost - "Little End", "Little Endian"

→ MIPS thuộc dạng nào?





## Toán hạng hằng:

Một hằng số/số tức thời (constant/immediate number) có thể được sử dụng trong trong một phép toán

Ví dụ:

addi 
$$\$s3$$
,  $\$s3$ ,  $4$   $\#\$s3 = \$s3 + 4$ 

Toán hạng hằng

COMPUTER ENGINEERING



#### Tóm lại, chỉ có 3 loại toán hạng trong một lệnh của MIPS

- 1. Toán hạng thanh ghi (Register Operands)
- 2. Toán hạng bộ nhớ (Memory Operands)
- 3. Toán hạng hằng (Constant or Immediate Operands)

#### Luu ý:

- ❖ Các hằng số trong MIPS có thể âm nên không cần phép trừ một thanh ghi và một số tức thời trong MIPS.
- ❖ Trong thực tế, có một phiên bản khác của MIPS làm việc với các thanh ghi 64 bits, gọi là MIPS-64. MIPS xem xét trong môn học này là MIPS làm việc với các thanh ghi chỉ 32 bit, gọi là MIPS-32.
- ⇒Trong phạm vi môn học này, MIPS dùng chung sẽ hiểu là MIPS-32



## Kiến trúc bộ lệnh

- 1. Giới thiệu
- 2. Các phép tính
- 3. Toán hạng
- 4. Số có dấu và không dấu
- 5. Biểu diễn lệnh
- 6. Các phép tính Logic
- 7. Các lệnh điều kiện và nhảy



- ❖ Con người được dạy để suy nghĩ trong hệ cơ số 10, nhưng con số có thể được biểu diễn trong bất kỳ cơ số nào. Ví dụ, 123 cơ số 10 = 1111011 cơ số 2.
- ❖ Số lưu trữ trong máy tính như một chuỗi các tín hiệu điện thế cao và thấp, do đó chúng được xem như hệ cơ số 2.

Ví dụ: Hình vẽ dưới đây cho thấy như thế nào một word của MIPS lưu trữ số 1011:



- ❖ Một word của MIPS có 32 bit, do đó có thể biểu diễn các số từ 0 đến 2<sup>32</sup>−1 (4.294.967.295)
- ❖ Bit trọng số nhỏ nhất (*The least significant bit LSB*): Bit ngoài cùng bên phải trong một từ nhớ (bit 0)
- ❖ Bit trọng số lớn nhất (*The most significant bit MSB*): Bit ngoài cùng bên trái trong một từ nhớ (bit 31)



#### Số dương và âm trong máy tính:

Các máy tính hiện tại sử dụng bù hai để biểu diễn nhị phân cho số có dấu.

- Nếu MSB = 0: số dương
- Nếu MSB = 1: số âm.
- →Bit thứ 32 (MSB) còn được gọi là bit dấu.

```
0000\ 0000\ 0000\ 0000\ 0000\ 0000\ 0000\ 0000_{two} = 0_{ten}
0000\ 0000\ 0000\ 0000\ 0000\ 0000\ 0000\ 0001_{two} = 1_{ten}
0000\ 0000\ 0000\ 0000\ 0000\ 0000\ 0010_{two} = 2_{ten}
0111\ 1111\ 1111\ 1111\ 1111\ 1111\ 1111\ 1110_{two} = 2.147.483.646_{ten}
1000\ 0000\ 0000\ 0000\ 0000\ 0000\ 0000_{two} = -2,147,483,648_{ten}
1000\ 0000\ 0000\ 0000\ 0000\ 0000\ 0001_{two} = -2.147.483.647_{ten}
1000\ 0000\ 0000\ 0000\ 0000\ 0000\ 0010_{two} = -2.147.483.646_{ten}
1111 \ 1111 \ 1111 \ 1111 \ 1111 \ 1111 \ 1111 \ 1110 \ _{two} = -2_{ten}
```



- Nửa phần dương của các con số, từ 0 đến  $2,147,483,647_{ten}$   $(2^{31}-1)$ , biểu diễn như thường.
- Phần số âm biểu diễn:

```
1000...0000_{\text{two}} = -2,147,483,648_{\text{ten}}
```

$$1000...0001_{\text{two}} = -2,147,483,647_{\text{ten}}$$

$$1111...1111_{\text{two}} = -1_{\text{ten}}$$

❖ Bù hai có một số âm -2,147,483,648<sub>ten</sub>, mà không có số dương tương ứng.



Công thức chuyển từ một số bù hai sang số hệ 10:

$$(x31 \times -2^{31}) + (x30 \times 2^{30}) + (x29 \times 2^{29}) + ... + (x1 \times 2^{1}) + (x0 \times 2^{0})$$

**Lưu ý:** Bit dấu được nhân với -2<sup>31</sup>, và phần còn lại của các bit sau đó được nhân với các số dương của các giá trị cơ số nào tương ứng của chúng.

#### Ví dụ: đổi từ hệ 2 sang hệ 10

1111 1111 1111 1111 1111 1111 1111 1100<sub>two</sub>

#### Trả lời:

$$(1 \times -2^{31}) + (1 \times 2^{30}) + (1 \times 2^{29}) + \dots + (1 \times 2^{2}) + (0 \times 2^{1}) + (0 \times 2^{0})$$
  
=  $-2^{31} + 2^{30} + 2^{29} + \dots + 2^{2} + 0 + 0$   
=  $-2,147,483,648_{\text{ten}} + 2,147,483,644_{\text{ten}}$   
=  $-4_{\text{ten}}$ 



## Mở rộng số có dấu:

Làm thế nào để chuyển đối một số nhị phân được biểu diễn trong *n* bit thành một số biểu diễn với nhiều hơn *n* bit?

#### Ví dụ:

Chuyển đổi số nhị phân 16 bit của số 2<sub>ten</sub> và -2<sub>ten</sub> thành số nhị phân 32 bit.

$$\rightarrow 2_{\text{ten}}$$
:



0000 0000 0000 0010<sub>two</sub> 0000 0000 0000 0000 0000 0000 0010<sub>two</sub>

### COMPUTER ENGINEERING

$$\rightarrow$$
 -2<sub>ten</sub>:



#### Khi làm việc với các lệnh của MIPS, lưu ý:

- •Mở rộng có dấu (Sign-extend)
- •Mở rộng không dấu (Zero-extend)

#### COMPUTER ENGINEERING



# Tuần 3 – Kiến trúc bộ lệnh

## Tổng kết:

Giới thiệu lệnh máy tính, tập lệnh là gì

(Tập lệnh được sử dụng cụ thể trong môn học này là MIPS 32 bits)

- Tập lệnh bao gồm các nhóm lệnh cơ bản: Nhóm lệnh logic, nhóm lệnh số học, nhóm lệnh trao đổi dữ liệu và nhóm lệnh nhảy
- •Với MIPS, toán hạng cho các lệnh được chia thành ba nhóm: nhóm toán hạng thanh ghi, nhóm toán hạng bộ nhớ và nhóm toán hạng là số tức thời
- Nhắc lại số có dấu và số không dấu



# Tuần 3 – Kiến trúc bộ lệnh

- Lý thuyết: Đọc sách tham khảo
- Muc: 2.1, 2.2, 2.3, 2.4
- Sách: Computer Organization and Design: The Hardware/Software Interface, Patterson, D. A., and J. L. Hennessy, Morgan Kaufman, Revised Fourth Edition, 2011.
- \* Bài tập: file đính kèm